Trabalho de Conclusão de Curso
Documento
Autoria
Unidade da USP
Data de Apresentação
Orientador
Banca
Oliveira Junior, Azauri Albano de
Machado, Ricardo Quadros
Vargas, Jerson Barbosa de
Título em Português
Projeto e implementação de inversor PWM em um FPGA com controle DEADBEAT descrito em VHDL
Palavras-chave em Português
Controladores digitais
DEADBEAT
EPGA
Inversor
PWM
VHDL
Resumo em Português
Neste trabalho busca-se o desenvolvimento de um inversor PWM (Pulse Width Modulation), utilizando o sistema de controle digital Deadbeat, controlado a partir de um FPGA (Field Programable Gate Array). Uma fonte de energia DC é utilizada para estabilizar o bloco link DC do PWM, que através do algoritmo de controle, converte tensão DC em AC produzindo em sua saída uma corrente senoidal em 60 Hz. Durante a operação, o sistema de controle adquire e armazena os valores da tensão da rede, que serão tomados como referência no ponto de acoplamento com a carga. A tensão AC, disponível na saída do inversor, é consumida pela carga acoplada ao sistema. A linguagem de descrição de hardware VHDL (Very High Speed Integrated Circuit (VHSIC) Hardware Description Language) foi utilizada na implementação e no design do algoritmo de controle. Assim, o inversor implementado apresenta uma alta portabilidade entre os diversos fabricantes de dispositivos FPGA. Tal fato evita qualquer comprometimento com tecnologia ou fabricante em particular. Os resultados de simulação demonstram o bom desempenho do inversor proposto
Título em Inglês
Design and implementation of PWM inverter in a deadbeat control with FPGA described in VHDL
Palavras-chave em Inglês
DEADBEAT
FPGA
Inverter
PWM
VHDL
Resumo em Inglês
In this work, is implemented a PWM (Pulse Width Modulation) inverter, using the digital control system Deadbeat, into a FPGA (Field Programable Gate Array), is presented. A DC source of energy is used to stabilize the DC link of the PWM inverter, which through the control algorithm, produces Ac current on their terminals in 60 Hz. During the operation, the control system acquires and stores the variables to produce sinusoidal current, which will be taken as a reference on the coupling point with the load. The AC voltage, available on the inverter’s outside, is consumed by the load coupled to the system. The hardware description language VHDL (Very High Speed Integrated Circuit (VHSIC) Hardware Description Language) was used at the implementation and design of the control algorithm. Thus, the implemented inverter presents a high portability among the numerous manufacturers of FPGA dispositives. Such fact avoids any compromise with a particular technology or manufacturer. The results of simulations demonstrate the good performance of the considered inverter
Arquivos
Arquivos retidos - aguardando autorização do autor
 
Data de Publicação
2010-03-29
Número de visitas
2481
Número de downloads
0
Copyright © 2010 Biblioteca Digital de Trabalhos Acadêmicos da USP. Todos os direitos reservados.